- 產(chǎn)品詳情
Ultra37000?系列CMOS cpld提供一系列高密度可編程邏輯解決方案,具有無(wú)與倫比的系統(tǒng)性能。Ultra37000系列旨在為高密度cpld帶來(lái)22V10的靈活性、易用性和性能。該體系結(jié)構(gòu)基于由可編程互連矩陣(PIM)連接的許多邏輯塊。每個(gè)邏輯塊都有自己的產(chǎn)品項(xiàng)數(shù)組、產(chǎn)品項(xiàng)分配器和16個(gè)宏單元格。PIM將來(lái)自邏輯塊輸出和所有輸入引腳的信號(hào)分配到邏輯塊輸入。
所有的Ultra37000設(shè)備都是電擦除和系統(tǒng)內(nèi)可編程(ISR)的,這簡(jiǎn)化了設(shè)計(jì)和制造流程,從而降低了成本。ISR功能提供了重新配置設(shè)備的能力,而無(wú)需更改設(shè)計(jì)導(dǎo)致引腳或時(shí)序更改。Cypress ISR功能是通過(guò)jtag兼容的串行接口實(shí)現(xiàn)的。數(shù)據(jù)分別通過(guò)TDI和TDO引腳輸入和輸出。由于Ultra37000器件優(yōu)越的可路由性和簡(jiǎn)單的時(shí)序模型,ISR允許用戶改變現(xiàn)有的邏輯設(shè)計(jì),同時(shí)固定引腳分配并保持系統(tǒng)性能。
整個(gè)系列具有用于ISR和邊界掃描的JTAG,并且與PCI本地總線規(guī)范兼容,滿足電氣和時(shí)序要求。Ultra37000系列在所有I/ o上都具有用戶可編程總線保持功能。
Ultra37000 5V設(shè)備
Ultra37000采用5V電源供電,支持5V或3.3V的I/O電平。VCCO連接提供了連接到5V或3.3V總線的能力。通過(guò)將VCCO引腳連接到5V,用戶可以確保輸出上的5V TTL電平。如果VCCO連接到3.3V,則輸出電平滿足3.3V JEDEC標(biāo)準(zhǔn)CMOS電平,并且允許5V。這些設(shè)備需要5V ISR編程。
Ultra37000V 3.3V設(shè)備
使用3.3V電源的設(shè)備在所有VCCO引腳上都需要3.3V,從而降低了設(shè)備的功耗。這些器件支持3.3V JEDEC標(biāo)準(zhǔn)CMOS輸出電平,并具有5v容忍度。這些設(shè)備允許3.3V ISR編程。
特性:
■系統(tǒng)內(nèi)可編程(ISR) CMOS cpld
?JTAG接口可重構(gòu)性
?設(shè)計(jì)變更不會(huì)引起引腳變更
?設(shè)計(jì)變更不會(huì)引起時(shí)序變更
■高密度
?檢測(cè)32到512個(gè)宏細(xì)胞
?到264 I/O引腳
?檢測(cè)5個(gè)專用輸入,包括4個(gè)時(shí)鐘引腳
■簡(jiǎn)單的時(shí)序模型
?無(wú)扇出延遲
?無(wú)擴(kuò)展器延遲
?無(wú)專用vs. I/O引腳延遲
?通過(guò)PIM無(wú)額外延遲
?使用完整16個(gè)產(chǎn)品條款不受處罰
?轉(zhuǎn)向或共享產(chǎn)品條款無(wú)延遲
■3.3V和5V版本
■PCI兼容[1]
■所有I/ o上的可編程總線保持能力
■智能產(chǎn)品期限分配器提供
?到任何宏細(xì)胞的0到16個(gè)產(chǎn)品項(xiàng)
?產(chǎn)品期限導(dǎo)向(Product term steering
?本地宏細(xì)胞之間的產(chǎn)品術(shù)語(yǔ)共享
靈活的時(shí)鐘
?每個(gè)設(shè)備4個(gè)同步時(shí)鐘
?產(chǎn)品期限時(shí)鐘
?每個(gè)邏輯塊的時(shí)鐘極性控制
■在所有密度下提供一致的封裝和輸出
?簡(jiǎn)化設(shè)計(jì)遷移
?檢測(cè)3.3V和5V器件的相同引腳輸出
■包裝
?檢測(cè)PLCC、PQFP、TQFP和細(xì)間距BGA封裝中的44至256個(gè)引腳
?無(wú)鉛封裝可用
產(chǎn)品技術(shù)規(guī)格:
EU RoHS | Compliant |
Part Status | Obsolete |
Automotive | No |
PPAP | No |
Family Name | Ultra37000 |
Program Memory Type | ROMLess |
Number of Logic Blocks/Elements | 8 |
Number of Global Clocks | 4 |
Number of Macro Cells | 128 |
Product Terms | 16 |
Device System Gates | 3800 |
Data Gate | No |
Maximum Number of User I/Os | 69 |
In-System Programmability | Yes |
Programmability | Yes |
Reprogrammability Support | Yes |
Maximum Internal Frequency (MHz) | 100 |
Maximum Clock to Output Delay (ns) | 6.5 |
Maximum Propagation Delay Time (ns) | 12 |
Speed Grade | 100 |
Individual Output Enable Control | No |
Minimum Operating Supply Voltage (V) | 4.75 |
Maximum Operating Supply Voltage (V) | 5.25 |
Typical Operating Supply Voltage (V) | 5 |
I/O Voltage (V) | 3.3|5 |
Tolerant Configuration Interface Voltage (V) | 5 |
Minimum Operating Temperature (°C) | 0 |
Maximum Operating Temperature (°C) | 70 |
Supplier Temperature Grade | Commercial |
Tradename | Ultra37000 |
Mounting | Surface Mount |
Package Height | 3.68(Min) |
Package Width | 29.41(Max) |
Package Length | 29.41(Max) |
PCB changed | 84 |
Standard Package Name | LCC |
Supplier Package | PLCC |
Pin Count | 84 |
Lead Shape | J-Lead |